








钽电容设计尺寸减小的因素
高效封装技术的发展是降低钽电容器设计尺寸的重要因素。在工业中常用的包装技术是引线框架设计。这种结构具有很高的制造效率,可以降低成本,提高生产能力。对于与空间无关的应用,这些设备仍然是可行的解决方案。map结构消除了现有电流环的机械引线框架,大大减小了电流环的尺寸。通过小化电流回路,可以显著降低ESL。ESL的减小对应于自谐振频率的增加,从而扩大了电容器的工作频率范围。 8高效封装技术的发展是降低钽电容器设计尺寸的重要因素。在工业中常用的包装技术是引线框架设计。这种结构具有很高的制造效率,可以降低成本,提高生产能力。对于与空间无关的应用,这些设备仍然是可行的解决方案。 然而,在许多以增加密度为主要设计标准的电子系统中,减小元件尺寸的能力是一个重要的优势。在这方面,制造商在包装技术方面取得了一些进展。如图5所示,与标准引线框架结构相比,无引线设计可以提高体积效率。通过减小提供外部连接所需的机械结构的尺寸,这些设备可以使用额外的可用空间来增大电容元件的尺寸,从而增大电容和/或电压。 在新一代的封装技术中,Vishay的专利多阵列封装(map)结构通过在封装末端使用金属化层提供外部连接,进一步提高了体积效率。该结构通过完全消除内部阳极连接,使电容器元件在可用体积范围内的尺寸大化。为了进一步说明容积效率的提高,见图6。从图中可以明显看出,电容器元件的体积增加了60%以上。这种增加可用于优化设备,以增加电容和/或电压,降低DCL并提高可靠性。 Vishal的另一个优点是减小了结构的尺寸。map结构消除了现有电流环的机械引线框架,大大减小了电流环的尺寸。通过小化电流回路,可以显著降低ESL。如图7所示,与标准引线框架结构相比,这种减少可以达到30%。ESL的减小对应于自谐振频率的增加,从而扩大了电容器的工作频率范围。

高压电容的作业原理
高压电容是指出线瓷套管、电容元件组和外壳等组成的一类电容器。高压电容用具有耗费低、质量轻的特点。 电容 高压电容主要由出线瓷套管、电容元件组和外壳等组成。外壳由薄钢板密封焊接而成,出线瓷套管焊接在外壳上。接线端子从出线瓷套管中引出。 在电压为10kV及以下的高压电容器内,每个电容元件上都串有一个熔丝,作为电容器的内部短路保护。有些电容器设有放电电阻,当电容器与电网断开后,可以通过放电电阻放电,一般情况下10min后电容器残压可降至75V以下。


