








钽电容设计尺寸减小的因素
高效封装技术的发展是降低钽电容器设计尺寸的重要因素。在工业中常用的包装技术是引线框架设计。这种结构具有很高的制造效率,可以降低成本,提高生产能力。对于与空间无关的应用,这些设备仍然是可行的解决方案。map结构消除了现有电流环的机械引线框架,大大减小了电流环的尺寸。通过小化电流回路,可以显著降低ESL。ESL的减小对应于自谐振频率的增加,从而扩大了电容器的工作频率范围。 8高效封装技术的发展是降低钽电容器设计尺寸的重要因素。在工业中常用的包装技术是引线框架设计。这种结构具有很高的制造效率,可以降低成本,提高生产能力。对于与空间无关的应用,这些设备仍然是可行的解决方案。 然而,在许多以增加密度为主要设计标准的电子系统中,减小元件尺寸的能力是一个重要的优势。在这方面,制造商在包装技术方面取得了一些进展。如图5所示,与标准引线框架结构相比,无引线设计可以提高体积效率。通过减小提供外部连接所需的机械结构的尺寸,这些设备可以使用额外的可用空间来增大电容元件的尺寸,从而增大电容和/或电压。 在新一代的封装技术中,Vishay的专利多阵列封装(map)结构通过在封装末端使用金属化层提供外部连接,进一步提高了体积效率。该结构通过完全消除内部阳极连接,使电容器元件在可用体积范围内的尺寸大化。为了进一步说明容积效率的提高,见图6。从图中可以明显看出,电容器元件的体积增加了60%以上。这种增加可用于优化设备,以增加电容和/或电压,降低DCL并提高可靠性。 Vishal的另一个优点是减小了结构的尺寸。map结构消除了现有电流环的机械引线框架,大大减小了电流环的尺寸。通过小化电流回路,可以显著降低ESL。如图7所示,与标准引线框架结构相比,这种减少可以达到30%。ESL的减小对应于自谐振频率的增加,从而扩大了电容器的工作频率范围。

贴片电容应用领域的发展
贴片电容是各种电子设备中比不可少的一个设备部件,起到非常大的作用.新技术的进步在减少设备尺寸的同时,也加大了分立元件制造商开发理想性能器件的压力。 随着新技术的出现,以高性能,智能化,高分断,可通信,小型化,模块化,节能化为主要特征的新一代智能贴片电容将成为市场主流产品,中 电器市场分额也将进一步扩大.对自主创新能力的企业来说,既是转型升级的机遇,也是市场的动力。 贴片电容的发展除了掌握好自身的发展情况也要获得更多的市场资源而竟争,通过竟争,实现企业的优胜劣汰,进而实现生产要素的优化配置。 如有不清楚的欢迎来咨询保沃电子,保沃电子主营:贴片电阻,安规贴片电容,贴片电容,二三极管等元件产品。


